中文版   English
Home Chip Decryption PCB Cloning PCB Design Prototype Debugging SMT Processing Cases Support Contact
 
Navigation
Cases
Technical Support
News
 

Telphone:086-0755-6132 7576
Technical Tel:(0)131 4588 8476

Contact:Mr.Li Mr.Guo
Fax:+086-0755-6132 7576
E-mail:pcbco@126.com

    pcbzwc@126.com

 
  Your current location:ZhiWei (Hong Kong) Technology Co., Ltd  >  News
News
智微科技工程师浅谈-高速PCB设计与信号完整性分析
Update:2013/5/7   View:2894

谈到高速设计,人们首先想到的就是信号完整性问题。

信号完整性主要是指信号在信号线上传输的质量,当电路中信号能以要求的时序、持续时间和电压幅度到达接收芯片管脚时,该电路就有很好的信号完整性。当信号不能正常响应或者信号质量不能使系统长期稳定工作时,就出现了信号完整性问题,信号完整性主要表现在延迟、反射、串扰、时序、振荡等几个方面。

一般认为,当系统工作在50MHz时,就会产生信号完整性问题,而随着系统和器件频率的不断攀升,信号完整性的问题也就愈发突出。元器件和PCB板的参数、元器件在PCB板上的布局、高速信号的布线等这些问题都会引起信号完整性问题,导致系统工作不稳定,甚至完全不能正常工作。 

信号完整性技术经过几十年的发展,其理论和分析方法都已经较为成熟。对于信号完整性问题,信号完整性不是某个人的问题,它涉及到设计链的每一个环节,不但系统设计工程师、硬件工程师、PCB工程师要考虑,甚至在制造时也不能忽视。

解决信号完整性问题,必须借助先进的仿真工具,如CadenceSPECCTRAQuest就是不错的仿真工具,利用它可以在设计前期进行建模、仿真,从而形成约束规则指导后期的布局布线,提高设计效率。

随着Cadence 在今年6月推出的专门针对千兆赫信号的仿真器MGH——它是业界首个可以在几秒之内完成数万BIT千兆赫信号的仿真器——信号完整性技术更臻完善。   

相对于信号完整性,电源完整性是一种较新的技术,它被认为是高速高密度PCB设计目前最大的挑战之一。

高速电路的PCB板级描绘是非常具有挑战性的。为了包管电路的正确任务,需求精心描绘电路的PDS,包罗在电路板上增加数以百计的退耦电容,而且依据需求挑选适宜的电容值及其方位。选用对虚拟原型进行仿真的办法代替重复实验的描绘办法来优化电路板的电源完好性描绘,可以有用缩短描绘周期而且节省描绘本钱

馨提示:为了保护原创设计版权所有者的合法权益,

凡在本公司进行PCB改板业务的客户,必须有其版权来源的合法声明!

智微科技PCB打样及小批量PCB生产服务热线:13145888476  QQ771087895

About Zhiwei  |  Single-Chip Decryption  |  IC Decryption  |  PCB Design  |  Circuit Board Design  |  PCB Copy Board  |  PCB Board Change  |  News  |  Contact Us

Copyright © 2002-2011 ZhiWei (Hong Kong) Technology Co., Ltd ICP11056845号 National Service Hotline:0755-61327576  13145888476